संधारित्र विलंब सर्किट विशिष्ट घटक चयन
मैं अलग-अलग घटकों (बजाय कहें, सीएमओएस या 555 चिप) का उपयोग करके समय-विलंब रिले सर्किट को डिजाइन करने के बारे में सलाह ढूंढ रहा हूं। लक्ष्य स्विच बंद होने और रिले बंद होने के बीच देरी करना है। यह आवश्यक है क्योंकि दिखाया गया स्विच 12-तरफा रोटरी का हिस्सा है, लेकिन मैं नहीं चाहता कि रिले ट्रिप हो जाए यदि स्विच केवल दो अन्य के बीच उस स्थिति से गुजर रहा है। मैं अनुमान लगा रहा हूं कि ऐसे 'पासिंग' संपर्क का अधिकतम पल्स समय लगभग एक सेकंड होगा?
संलग्न सर्किट वह जगह है जहां मैं अब तक पहुंचा हूं, लेकिन कुछ बकाया हैं तत्व।
मैं यह कैसे पता लगाऊं कि इस सर्किट को कौन से ट्रांजिस्टर की आवश्यकता है, और उन्हें हीटसिंक की आवश्यकता होगी या नहीं?
विलंब को रोकने के लिए किस अवरोधक को एक परिवर्तनीय अवरोधक के साथ प्रतिस्थापित किया जाना चाहिए मैन्युअल एक सीमा के भीतर एक विशिष्ट देरी के लिए स्थापना के बाद कुंजी लगाई गई? यह दोनों आवश्यक है क्योंकि मुझे नहीं पता कि यह अभी तक कितना समय होना चाहिए (संभवतः 1-10 सेकंड के बीच, इस स्तर पर मैं चार सेकंड के बारे में सोच रहा हूं लेकिन मैं नहीं जानता) अभी तक निश्चित रूप से नहीं पता), और क्योंकि इनपुट वोल्टेज नाममात्र रूप से 12vDC है, लेकिन व्यवहार में संभवतः 14-15vDC के करीब है। (मैं अनुमान लगा रहा हूं कि 6K8 को वेरिएबल 10K से बदला जा सकता है, तीसरी लीड सीधे जमीन पर?)
वर्तमान में, स्विच खुलने पर रिले सही ढंग से बंद हो जाता है, लेकिन कैपेसिटर कुछ बरकरार रखता है चार्ज करें और इसलिए स्विच को दोबारा बंद करने से समय विलंब ठीक से पुनः सक्रिय नहीं होता है। क्या कैपेसिटर को संक्षेप में छोटा करने के लिए HK19F रिले (या किसी अन्य सबसिस्टम) में मुफ्त एनसी संपर्कों का उपयोग करना संभव है, जिससे अगले चक्र पर टाइमर को शून्य से फिर से शुरू करने के लिए मजबूर किया जा सके?
विस्तृत विवरण:
ए) स्विच को बंद करने से लेकर रिले को बंद करने तक, 1 और 10 सेकंड के बीच, मुझे लगता है कि चार लेकिन मैं तब तक पुष्टि नहीं कर पाऊंगा जब तक कि सर्किट इन-सीटू न हो जाए और मैं ऐसा कर सकता हूं इसे समायोजित करें मैन्युअल रूप से।
बी) मेमोरी से कॉइल करंट ड्रॉ 17-20एमए के बीच होता है, यह इस बात पर निर्भर करता है कि मैं बाल्टी से कौन सा विशिष्ट रिले निकालता हूं (मैंने एक अलग प्रोजेक्ट के लिए लगभग एक हजार एचके19एफ खरीदे हैं) चूँकि बदल गया है और अब वे बचे हुए हैं)। नाममात्र 20mA. कॉइल प्रतिरोध नाममात्र 720é है, +/- शायद 40é है।
सी) पीला डायोड एक एलईडी है।
डी) कैपेसिटर, जैसा कि चित्र पर दिखाया गया है, 470Ã है µF इस ड्राफ्ट में, लेकिन जरूरत पड़ने पर मैं इसे किसी और चीज़ से बदलने के लिए तैयार हूं। मैं इस सिमुलेशन (निचले बाएं) का उपयोग करके परीक्षण और त्रुटि से इस मूल्य पर पहुंचा: https://tinyurl.com/2adgnrzy
कोई स्पष्ट टोपोलॉजी त्रुटियां नहीं। कृपया टाइमिंग कैपेसिटर मान के लिए अपने प्रश्न को अपने गणित के साथ अपडेट करें।
एक संभावित मुद्दा यह है कि जैसे-जैसे टाइमिंग कैपेसिटर (संदर्भ डिज़ाइनर!) वोल्टेज अपने घातीय चरम पर पहुंचता है, रिले कॉइल बहुत धीरे-धीरे सक्रिय हो जाएगी। इससे रिले संपर्क "बकबक" कर सकते हैं। सामान्य समाधान सर्किट में हिस्टैरिसीस जोड़ना है, लेकिन आपके सर्किट के लिए इसका मतलब तीसरा ट्रांजिस्टर हो सकता है।
दूसरा तरीका एक ट्रांजिस्टर और एक जेनर डायोड है। ट्रांजिस्टर को एक छोटे MOSFET में बदलने से बहुत छोटे टाइमिंग कैपेसिटर की अनुमति मिलती है। क्योंकि रिले कॉइल करंट बहुत कम है, थोड़ा हिस्टैरिसीस पर काम किया जा सकता है। योजनाबद्ध बाद में।
इस सर्किट को आज़माएं:
इस सर्किट का अनुकरण करें â योजनाबद्ध बनाया गया सर्किटलैब का उपयोग करके
वेवफॉर्म:
ऑपरेशन:
प्रारंभिक स्थितियां मान लें: C1 और C2 दोनों पर वोल्टेज शून्य है।
जब SW2 बंद हो जाता है, तो R3 के कारण C1 पर वोल्टेज बढ़ना शुरू हो जाता है। जब C1 वोल्टेज जेनर डायोड D1 (5.1V) के ब्रेक-ओवर वोल्टेज तक पहुंचता है, तो जेनर के माध्यम से Q1 के आधार तक करंट प्रवाहित होता है। Q1 और Q2 एक स्व-लैचिंग जोड़ी बनाते हैं; Q1 और Q2 दोनों आपसी क्रिया द्वारा तेजी से चालू होते हैं, जो रिले कॉइल के माध्यम से करंट प्रवाहित करने के लिए मजबूर करता है। रिले अब चालू हो गया है, और इसके संपर्क बंद हो गए हैं। LED D3 जलता है।
जब SW2 खुलता है, C1 D2 और RLY1 के कॉइल के माध्यम से डिस्चार्ज होता है जब तक कि Q1-Q2 लैचिंग जोड़ी बंद नहीं हो जाती; यह तब होगा जब C1 पर वोल्टेज अपेक्षाकृत कम (1 और 3V के बीच) होगा। C1 फिर जारी रहता है